用两片4位全加器74LS83和门电路设计一位8421BCD码加法器
-
用两片4位全加器74LS83和门电路设计一位8421BCD码加法器
-
加减法运算电路设计
-
用74LS138和门电路设计1位二进制全减器
-
实验二 一位8421BCD码加法器的设计
-
输出两位8421BCD码的任意进制计数器构成举例
-
四位二进制8421BCD码加法器
-
数电大作业-一位十进制数8421BCD码加法器
-
8421BCD码加法器
-
数字电路:全加器比较器
-
用门电路设计一位的全加器
-
(免费)用两片74ls138译码器设计一个全加器(word文档良心出品)
-
9 8-3逻辑门电路13~14
-
用74LS148和逻辑门电路实现16:4线优先编码器
-
用74ls148和逻辑门电路实现16:4线优先编码器
-
数字电路综合设计8421码和格雷码之间的相互转换
-
采用74LS192设计的4、7进制计数器
-
基础实验二、 组合逻辑电路(半加器全加器及逻辑运算)(word文档良心出品)
-
用八选一数据选择器 74LS151 设计一个 8421BCD 非法码检测电路
-
2、组合逻辑电路半加器全加器及逻辑运算.ppt
-
第3章 集成逻辑门电路 322149页PPT
-
常用数字集成电路管脚排列及逻辑符号。
-
基础实验二、组合逻辑电路(半加器全加器及逻辑运算)
-
基础实验二、 组合逻辑电路(半加器全加器及逻辑运算)
-
设计一个比较电路-当输入的8421BCD码大于5时输出为1-否则输出为0